طراحی مقایسه گر لچ دینامیکی

طراحی مقایسه گر لچ دینامیکی

4.2 خارج از 5 امتیاز بر اساس مشتری 5
(5 دیدگاه)

۲۰,۰۰۰ تومان

مقایسه­ گرها با استفاده از فیدبک مثبت از طریق یک جفت اینورتر که به صورت پشت به پشت به هم متصل شده­ اند و Latch نامیده می ­شوند، پیاده ­سازی شده­ اند. یک اختلاف ولتاژ کوچک در ورودی در  یک فاصله زمانی کوچک را به مقدار دیجیتالی کامل (Full Scale) در خروجی تبدیل می ­کنند.

توضیحات محصول

مقایسه­ گرها با استفاده از فیدبک مثبت از طریق یک جفت اینورتر که به صورت پشت به پشت به هم متصل شده­ اند و Latch نامیده می ­شوند، پیاده ­سازی شده­ اند. یک اختلاف ولتاژ کوچک در ورودی در یک فاصله زمانی کوچک را به مقدار دیجیتالی کامل (Full Scale) در خروجی تبدیل می ­کنند.

پس یکی از پارامترهای مهم در طراحی تقویت­ کننده­ های دارای لچ ولتاژ آفست در ورودی مقایسه ­گر می ­باشد. اگر برای قسمت لچ مدار از ترانزیستورهای با سایز بزرگ استفاده کنیم عدم انطباق بین آن ها کم می ­شود. ولی این عمل در مقابل تاخیر و مصرف توان را زیاد می ­کند. یک روش عملی دیگر برای کم کردن ولتاژ آفست در ورودی مقایسه­ کننده استفاده از یک پیش ­تقویت ­کننده است که اختلاف ولتاژ کوچک در ورودی را به اختلاف ولتاژ بزرگ تبدیل می­ کند و این ولتاژ بزرگ به ولتاژ آفست ورودی مقایسه­کننده غلبه می­ کند و همچنین این سیستم می­ تواند نویز kickback­ را نیز کاهش دهد. اما در این صورت مشکل دیگری وجود دارد و آن این است که مقایسه ­کننده ­های دارای پیش ­تقویت­ کننده مصرف توان بالایی دارند و همچنین بهره ذاتی مدار پیش ­تقویت­کننده به علت کوچک شدن مقاومت درین-سورس ترانزیستور که به دلیل کوچک شدن سایز ترانزیستورها در تکنولوژی ­های بالاتر رخ می­ دهد، کم می­ شود.

camoarator

در این بسته آموزشی، طراحی و شبیه سازی یک مقایسه گر لچ دینامیکی با بکارگیری تکنیک تقسیم بار در تکنولوژی ۹۰ نانومتر TSCM CMOS انجام گرفته است. شبیه سازی مدار در محیط نرم افزار کیدنس صورت گرفته و همچنین لی اوت مدار پیشنهادی نیز طراحی شده است.

این بسته شامل موارد زیر است:
گزارش فارسی
سه مقاله انگلیسی تحت عناوین

Implementation of CMOS Ccharge Sharing Dynamic Latch Comparator in 130nm and 90nm Technologies

Low Power CMOS Charge Sharing Dynamic Latch

Low Power CMOS Dynamic Latch Comparators

دو عدد فایل شبیه سازی پروژه در محیط نرم افزار کیدنس

5 reviews for طراحی مقایسه گر لچ دینامیکی

  1. 5 از 5

    :

    عااااالی بوود

    • :

      با تشکر از حسن نظر شما

  2. 5 از 5

    :

    از نویسنده این گزارش ها واقعا ممنونم خیلی خوب بود

    • :

      با تشکر از نظر شما

  3. 5 از 5

    :

    سلام
    آموزش نرم افزار کیدنس رو کی قرار میدید در سایت؟

    • :

      سلام دوست عزیز

      تمام تلاشمون رو میکنیم که محصولاتی با کیفیت رو آماده کنیم و به همین دلیل کمی زمان بر هست. تمام سعیمون رو میکنیم که به زودی این آموزش ها رو هم آماده کنیم.
      با تشکر از نظرتون

  4. 1 از 5

    :

    با سلام
    فرکانس ورودی مقایسه کننده چقدر هست؟ و درصورتیکه برای تکنولوژی ۰٫۱۸ بخواهیم، آیا فایل آن موجود میباشد؟
    باتشکر

    • :

      دوست عزیز فایل تکنولوژی ۱۸۰ نانومتر در سایت مهندسی اریکه قرار دارد. می توانید با بهره گرفتن از بسته آموزشی خریداری شده آنرا در تکنولوژی ۱۸۰ نانومتر شبیه سازی فرمایید. فرکانس مقایسه کننده ۲۰۰MHz است.

      موفق باشید

  5. 5 از 5

    (مالک تایید شده):

    سلام من نمیتونم فایل شبیه سازی را اجرا کنم اگه میشه دقیق بگید که چه نرم افزاری با چه ورژنی استفاده شده لطفا زود جواب بدید ضروریه

    • :

      با سلام

      در نرم افزار کیدنس شبیه سازی شده است.
      ممکن است فایل تکنولوژی ۹۰ نانومتر CMOS را نمیتواند اجرا کند نرم افزار شما.

دیدگاه خود را بنویسید

Time limit is exhausted. Please reload CAPTCHA.

جهت خرید و دریافت محصولات آموزشی از فروشگاه، لطفا مراحل زیر را دنبال کنید.

۱- ابتدا محصول (یا محصولات) مورد نظر را به سبد خرید خود اضافه کنید.
۲- به سبد خرید رفته و محصولات مورد نظر خود را بررسی کنید.
۳- در صورت صحیح بودن، به صفحه تسویه حساب مراجعه کنید.
۴- در صفحه تسویه حساب اطلاعات و کوپن خرید را (در صورتی که به شما تعلق گرفته است) وارد کنید.
۵- بعد از پرداخت مبلغ، دوباره به سایت باز خواهید گشت و می توانید فایل های درخواستی خود را دانلود کنید.

لطفا در صورت بروز هرگونه مشکل و یا سوال، به ما اطلاع دهید.